

Xilinx Spartan-6 FPGA系列的優(yōu)勢
硬 IP 和可編程性的智能組合實現(xiàn)了更高的集成度
利用高效的、雙寄存器6-輸入 LUT(查找表)邏輯結(jié)構(gòu)提升系統(tǒng)性能
利用集成式端點模塊實現(xiàn) PCI Express
連接8個低功耗(150mW)3.2 Gbps GTP 串行收發(fā)器
利用集成式存儲器控制器實現(xiàn)了高達 800 Mbps 的存取速率支持
利用低功耗 390MHz DSP48A1 slice 和 18 x 18 乘法器構(gòu)建 DSP 應用
利用帶有低成本 HSTL 和 SSTL 存儲器接口的、多電壓、多標準 SelectIO 庫
多條時鐘管理通道,均包含2個 DCM 和1個 PLL
1000 MHz 時鐘技術(shù)
Xilinx Spartan-6 FPGA通過有效的功耗管理實現(xiàn)產(chǎn)品差異化
利用公認的低功耗 45nm 工藝技術(shù)
利用高性能 1.2V 內(nèi)核電壓或功耗更低的 1.0V 內(nèi)核電壓選項管理功耗
利用休眠掉電模式實現(xiàn)零功耗
利用多引腳喚醒、控制增強待機模式保持狀態(tài)和配置
Xilinx Spartan-6 FPGA輕松滿足系統(tǒng)級要求
利用寶貴的片上本地存儲器,帶有雙端口塊 RAM,分別可以存儲 18Kb 的內(nèi)容
在40多種 I/O 支持標準和協(xié)議的基礎(chǔ)上構(gòu)建系統(tǒng)
加強與AES和IP安全 DNA的安全裝置
利用帶有 MMU 和 FPU 的 MicroBlaze 7.0 創(chuàng)建嵌入式系統(tǒng),從而實現(xiàn)更多的功能和 OS 支持
采用符合 RoHS 規(guī)范的無鉛封裝實現(xiàn)環(huán)境友好性
利用具有 12.8 Gbps 存儲器帶寬的硬 DRAM 存儲器控制器加快存儲器存取
